Главная » Статьи » Интегральные микросхемы 1533 серии » Счетчики

КР1533ИЕ13 - SN74ALS191 (datasheet) Четырехразрядный синхронный реверсивный двоичный счетчик
Вернуться в каталог микросхем

Микросхема КР1533ИЕ13 - Аналог SN74ALS191  представляет собой четырехразрядный синхронный реверсивный двоичный счетчнк и содержит порядка 58 эквивалентных вентилей. При низком уровне напряжения на входе разрешения счета ETEN переключение триггеров счетчика происходит по положительному фронту тактового импульса на входе CLK. Высокий уровень напряжения на входе ETEN запрещает счет и на выходе счетчика сохраняется предыдущее состояние. Прямой счет осуществляется при низком, уровне напряжения на входе D/U, обратный — при высоком уровне напряжения на этом входе. Переключение уровня напряжения на входах ETEN и D/U до-пускается только при высоком уровне напряжения на тактовом входе CLK. Асинхронная установка счетчика в заданное на входах А, В, С, D состояние осуществляется при подаче низкого уровня напряжения на вход LOAD.
В микросхеме предусмотрены выходы для каскадного включения счетчиков. На выходе МAX/МIN устанавливается напряжение высокого уровня при достижении счета "пятнадцать” (1111) для прямого счета и ’’ноль” для обратного. Для установки низкого уровня напряжения на выходе RC0 необходимо наличие высокого уровня напряжения на выходе МAX/МIN и низкого уровня напряжения на тактовом входе CLK.


КР1533ИЕ13 - SN74ALS191 (datasheet) Четырехразрядный синхронный реверсивный двоичный счетчик
КР1533ИЕ13 - SN74ALS191 (datasheet) Четырехразрядный синхронный реверсивный двоичный счетчик

Статические параметры КР1533ИЕ13 - SN74ALS191
Обознач. Наименование параметра не менее не более Ед.Изм. Режим измерения
UOL Выходное напряжение высокого уровня
UCC-2
 
В
UCC=4,5B UIH=2,0B UIL=0,8В ICH=0,4мА IOL=-0,4мA
 
UOH Выходное напряжение низкого уровня   0,4
0,5

 
В
В
UCC=4,5B UIH=2,0B UIL=0,8 В IOL=4мА IDL=8мA
IIH Входной ток высокого уровня   20
мкА
UCC=5,5B UIH=2,7B
IIL Входной ток низкого уровня   1-0,11 мА UCC=5,5B UIL=0,4 В
IO Выходной ток высокого уровня 1-301 1-1121 мА UCC=5,5B UO=2,25 В
UDCI Прямое падение напряжения на антизвонном диоде   1-1,51
В
UCC=4,5B
II=18мА
ICC Ток потребления при низком уровне выходного напряжения   22
мА
UCC=5,5B

Динамические параметры КР1533ИЕ13 - SN74ALS191
Обознач. Наименование параметра не менее не более Ед.Изм. Режим измерения
tplh Время задержки распространения
сигнала при выключении
- от выв 11 к 2,3,6,7
- от выв 1,9,10,15 к 2,3,6,7
- от выв 14 к 13
- от выв 14 к 2,3,6,7
- от выв 14 к 12
- от выв 5 к 13
- от выв 5 к 12
- от выв 4 к 13
 


30

21
20
18
31
37
25
18

нС
UCC=5,0B±10% RL=0,5 кОм
CL=50 пФ
t=2 нС
tplh Время задержки распространения
сигнала при включении
- от выв 11 к 2,3,6,7
- от выв 1,9,10,15 к 2,3,6,7
- от выв 14 к 13
- от выв 14 к 2,3,6,7
- от выв 14 к 12
- от выв 5 к 13
- от выв 5 к 12
- от выв 4 к 13
 



30
21
20
18
31
28
25
18

 
нС UCC=5,0B±10% RL=0,5 кОм
CL=50 пФ
t=2 нС

Предельно допустимые режимы:
— емкость входа не более 5 пф;
— емкость выхода не более 7 пф;
— допускается подключение  к выходам емкости не более 600 пФ, при этом нормы на динамические параметры не регламентируются;
— эксплуатация микросхем в режиме измерения
IO, UCDI не допускается;
— допустимое значение статического потенциала 200 В;
— допускается кратковременное воздействие (в течение не более 5 мс) напряжения питания до 7 В;
— собственные резонансные частоты микросхем до 20 кГц отсутствуют;
— максимальное время фронта нарастания и время фронта спада входного импульса не более 1 мкс по входу CLK не более 50 нс.


Параметры временной диаграммы работы:
—    длительность импульса положительной или отрицательной полярности по входу CLK — не менее 16,5 нс;
—    длительность импульса отрицательной полярности по входу LOAD — не менее 20 нс;
—    время опережения установки информации по А, В, С, D входам относительно положительного фронта импульса на входе LOAD — не менее 20 нс;
—    время    опережения    установки    информаций    по    ETEN    входу относительно положительного фронта импульса иа входе CLK — не менее 20 нс;
—    время    опережения    установки    информации    по    D/U    входу    относительно положительного фронта импульса на входе CLK — не мснсе 20 нс;
—    время    опережения    установки    информации    пo    LOAD    (неактивный) входу относительно положительного фронта импульса на входе CLK — не мсиее 20 нс;
—    время    удержания    информации по А, Б, С, D входам    относительно
положительного фронта импульса на входе LOAD — не менее 5 нс;
—    время удержания информации по ETEN входу относительно положительного фронта импульса на входе CLK — не менее 20 нс;
—    время удержания информации по D/U входу относительно положительного фронта импульса на входе CLK — не менее 20 нс;
—    частота следования импульсов по входу CLK — не более 30 МГц.


Вернуться в каталог микросхем
 
Категория: Счетчики | Добавил: novlift (19.02.2014)
Просмотров: 1326 | Рейтинг: 0.0/0
Всего комментариев: 0
Добавлять комментарии могут только зарегистрированные пользователи.
[ Регистрация | Вход ]