Главная » Статьи » Интегральные микросхемы 1533 серии » Триггеры

КР1533ТВ10 - SN74ALS113 (datasheet) Двойной JK-триггер с установкой "единицы"
Вернуться в каталог микросхем
 
Микросхема КР1533ТВ11 - Аналог SN74ALS113 представляет собой два JK-триггера, срабатывающих по отрицательному фронту тактового сигнала, со входами предустановки, с общими входами тактовым и сброса. Низкий уровень напряжения иа входах установки или сброса устанавливает выходы триггера в соответствующее состояние вне зависимости от состояния на других входах (С, J и К). При наличии на входах установки и сброса напряжения высокого уровня для правильной работы триггера требуется предварительная установка информации по входам J и К относительно отрицательного фронта тактового сигнала, а также соответствующая выдержка информации после подачи отрицательного фронта синхросигнала С. При подаче на входы J и К напряжения высокого уровня триггер будет работать в качестве счетного.
 

КР1533ТВ10 - SN74ALS113 (datasheet) Двойной JK-триггер с установкой "единицы"
КР1533ТВ10 - SN74ALS113 (datasheet) Двойной JK-триггер с установкой "единицы"

Статические параметры КР1533ТВ9 - SN74ALS112
Обознач. Наименование параметра не менее не более Ед.Изм. Режим измерения
UOL Выходное напряжение высокого уровня
UCC-2
 
В
UCC=4,5B UIH=2,0B UIL=0,8В ICH=0,4мА IOL=-0,4мA
 
UOH Выходное напряжение низкого уровня   0,4
0,5

 
В
В
UCC=4,5B UIH=2,0B UIL=0,8 В IOL=4мА IDL=8мA
IIH Входной ток высокого уровня   20
мкА
UCC=5,5B UIH=2,7B
IIL Входной ток низкого уровня   1-0,11 мА UCC=5,5B UIL=0,4 В
IO Выходной ток высокого уровня   1-1121 мА UCC=5,5B UO=2,25 В
UDCI Прямое падение напряжения на антизвонном диоде   1-1,51
В
UCC=4,5B
II=18мА
ICCH Ток потребления при высоком уровне выходного напряжения   0,6 мА UCC=5,5B
ICCL Ток потребления при низком уровне выходного напряжения   4,5
мА
UCC=5,5B

Динамические параметры КР1533ТВ9 - SN74ALS112
Обознач. <Наименование параметра не менее не более Ед.Изм. Режим измерения
tplh Время задержки распространения сигнала при вылючении по входам установки S и R и тактовому входу С   15
нС
UCC=5,0B±10% RL=0,5 кОм
CL=50 пФ
t=2 нС
tplh Время задержки распространения сигнала при включении по входам установки S и R и тактовому С   18
19

 
нС UCC=5,0B±10% RL=0,5 кОм
CL=50 пФ
t=2 нС

— емкость входа не более 5 пф;
— емкость выхода не более 7 пф;
— допускается подключение к выходам емкости не более 200 пФ при этом нормы на динамические параметры не регламентируются;
— эксплуатация микросхем в режиме измерения IO, UCDI не допускается;
— допустимое значение статического потенциала 200 В;
— допускается кратковременное воздействие (в течение не более 5 мс) напряжения питания до 7 В;
— собственные резонансные частоты микросхем до 20 кГц отсутствуют;
— максимальное; время; фронта нарастания; ивремя фронта спада входного импульса не более 1 мкс.

Вернуться в каталог микросхем
Категория: Триггеры | Добавил: novlift (19.02.2014)
Просмотров: 1066 | Рейтинг: 0.0/0
Всего комментариев: 0
Добавлять комментарии могут только зарегистрированные пользователи.
[ Регистрация | Вход ]